Latch_&_FF Flashcards
Tiempo minimo desde que un input cambia hasta el output empieza a cambiar su valor
Delay de contaminación
Tiempo máximo desde que un input cambia hasta que el output alcanza su valor final
Delay de propagación
El nodo no está en high ni en low
Alta impedancia Z
Ocurre cuando hay 2 salidas conectadas al mismo nodo
Contención X
¿Las salidas de la lógica secuencial de quien dependen?
Entradas actuales y entradas anteriores
¿Por que los circuitos tienen memoria?
Recuerdan sus entradas anteriores
¿Por que el estado de un circuito secuencial es un set de bits?
Porque contiene toda la información de pasado y presente que es necesaria para determinar su comportamiento a futuro.
¿Por qué tiene retroalimentación de las salidas hacia las entradas?
Para recordar y guardar información
Q y Q negada son dependientes entre si?
verdadero
¿Cómo se le denomina al estado inicial de un circuito secuencial que se alimenta por primera vez?
Desconocido e impredecible
¿Cuantos bits almacena el estado de un latch?
1 bit
¿Cuando módfica el valor de almacenamiento S y R?
S= 1 bit y R=0bit
¿Qué hace el clock en el latch?
Controla cuando cambia la salida
¿Qué hace el data imput D?
Controla que habrá en la salida
¿Qué pasa cuando el clock es 0?
el latch es opaco